"Descrizione" by RS232 (2058 pt) | 2019-Nov-08 09:38 |
Evaluation | N. Experts | Evaluation | N. Experts |
---|---|---|---|
1 | 6 | ||
2 | 7 | ||
3 | 8 | ||
4 | 9 | ||
5 | 10 |
Il 68030 è una CPU che sostituì il 68020 e che venne sostituito dal 68040.
Usato nell'Apple McIntosh II, in stazioni UNIX, nell'Atari Falcon 03 e nell'Amiga della Commodore mod.3000.
L'MC68030 è un microprocessore a 32 bit da Motorola e fa parte della famiglia M68000 che riunisce un nucleo centrale di elaborazione (CPU), una cache di dati, una cache istruzioni, un controllore bus migliorata, ed una unità di gestione della memoria (MMU) in un unico dispositivo VLSI. Il processore è progettato per funzionare a frequenze oltre 20 MHz.
L'MC68030 è un membro di dispositivi che combina L'MC68030 è implementata con registri a 32 bit e percorsi di dati, indirizzi a 32 bit, un ricco set di istruzioni e modalità di indirizzamento versatili.
L'MC68030 è compatibile verso l'alto con i processori precedenti della famiglia M68000 e ha in più l'aggiunta di un chip in MMU, una cache di dati, e una migliore interfaccia bus. Mantiene l'interfaccia flessibile del coprocessore introdotta nel MC68020 e fornisce il supporto completo IEEE floating-point attraverso questa interfaccia con il coprocessore in virgola mobile MC68881 e MC68882. Inoltre, i blocchi funzionali interni di questo microprocessore sono progettati per funzionare in parallelo, consentendo l'esecuzione delle istruzioni in overlap. Oltre all' esecuzione delle istruzioni, le cache interne, la MMU on-chip, e il controllore bus esterno, tutti funzionano in parallelo.
L'MC68030 supporta pienamente la struttura bus nonmultiplexed del MC68020, con 32 bit di indirizzo e 32 bit di dati. Il bus MC68030 ha un controller avanzato che supporta entrambi i cicli di bus asincrona e sincrona e trasferimenti di dati burst. Supporta anche il meccanismo di dimensionamento dinamico del bus MC68020 che determina automaticamente le dimensioni delle porte, dispositivo su una base ciclo per ciclo.
Evaluate |